Этот адрес электронной почты защищён от спам-ботов. У вас должен быть включен JavaScript для просмотра.
 
+7 (4912) 72-03-73
 
Интернет-портал РГРТУ: https://rsreu.ru

УДК 004.27

ПРОЕКТИРОВАНИЕ ВЫЧИСЛИТЕЛЬНЫХ КЛАСТЕРОВ ПРОГРАММИРУЕМОЙ ЛОГИКИ

Н. А. Дуксин, аспирант, преподаватель кафедры ВТ РТУ МИРЭА, Москва, Россия;
orcid.org/0009-0009-0014-7065, e-mail: Этот адрес электронной почты защищён от спам-ботов. У вас должен быть включен JavaScript для просмотра.

Рассматривается задача проектирования вычислительной системы для массово-параллельной обработки данных. Целью работы является формирование архитектуры вычислительной системы на основе кластерного разбиения с использованием программируемых вычислителей. Такой подход позволяет оптимизировать процесс обработки данных, обеспечивая баланс между производительностью и гибкостью системы. В частности, использование программируемых логических интегральных схем (ПЛИС) позволяет реализовать адаптивные вычислительные ресурсы, которые могут быть перенастроены под конкретные задачи обработки данных. Рассмотрение задачи ведётся в контексте непрерывного потока входных данных. Описан подход к организации кластерной структуры вычислителя. Особое внимание уделено задачам управляющего ядра проектируемой системы. Дополнительно исследуется возможность использования подхода частичной реконфигурации для повышения гибкости использования итоговой системы. В качестве практической реализации предложенного подхода описан макет системы на базе программируемых логических интегральных схем.

Ключевые слова: массово-параллельные вычислительные системы, кластерные вычислители, ПЛИС, RTL, pattern matching, частичная реконфигурация, программируемые вычислители.

  Скачать статью